Use este identificador para citar ou linkar para este item: https://repositorio.ufba.br/handle/ri/13786
Registro completo de metadados
Campo DCValorIdioma
dc.contributor.authorMachado, M. B.-
dc.contributor.authorCunha, A. I. A.-
dc.contributor.authorLacerda, L. A. de-
dc.contributor.authorGalup Montoro, C.-
dc.contributor.authorSchneider, Marcio Cherem-
dc.creatorMachado, M. B.-
dc.creatorCunha, A. I. A.-
dc.creatorLacerda, L. A. de-
dc.creatorGalup Montoro, C.-
dc.creatorSchneider, Marcio Cherem-
dc.date.accessioned2013-11-19T20:33:34Z-
dc.date.issued2009-
dc.identifier.issn1751-858X-
dc.identifier.urihttp://repositorio.ufba.br/ri/handle/ri/13786-
dc.descriptionTexto completo: acesso restrito. p. 239-247pt_BR
dc.description.abstractThe authors propose a four-quadrant multiplier based on a core cell that exploits the general relationship between the saturation current of an MOS transistor and the source inversion charge density, valid from weak to strong inversion. The advantages of the proposed circuit are simplicity, low distortion and feasibility of low-voltage operation. Experimental results in a 0.35 mum CMOS prototype indicate 1 mA consumption for 1 MHz bandwidth, and distortion level below 1 for an input current of 80 of the full-scale range. The multiplier core area is around 10 000 m2.pt_BR
dc.language.isoenpt_BR
dc.rightsAcesso Abertopt_BR
dc.sourcehttp://dx.doi.org/10.1049/iet-cds.2008.0287pt_BR
dc.titleCMOS multiplier based on the relationship between drain current and inversion chargept_BR
dc.title.alternativeIET Circuits, Devices and Systemspt_BR
dc.typeArtigo de Periódicopt_BR
dc.identifier.numberv. 3, n. 5pt_BR
dc.embargo.liftdate10000-01-01-
Aparece nas coleções:Artigo Publicado em Periódico (PPGEE)

Arquivos associados a este item:
Arquivo Descrição TamanhoFormato 
05285987.pdf593,15 kBAdobe PDFVisualizar/Abrir


Os itens no repositório estão protegidos por copyright, com todos os direitos reservados, salvo quando é indicado o contrário.